近日,韩媒报道了三星电子正在开发面向AI半导体芯片的新型3.3D先进封装技术,并计划于2026年二季度实现量产。这项封装技术整合了三星电子多项先进异构集成技术。
在概念图中,GPU(AI计算芯片)与LCC缓存通过垂直堆叠的方式形成一个整体,与HBM内存进行互联。在两者之间使用硅桥芯片来直接连接裸晶,而在铜RDL重布线层上引入了透明介质来代替价格更高的硅中介层。这种设计能够在不牺牲芯片性能的前提下降低22%的生产成本。
此外,三星电子还计划在其3.3D封装技术中引入面板级(PLP)封装。大型方形载板将取代面积有限的圆形晶圆,从而进一步提高封装生产效率。目前,小程序美工由台积电主导的先进封装代工市场主要由无厂设计企业占据份额,因此三星电子希望通过推出新一代3.3D封装技术,在价格和生产效率上具有显著优势,以争取更多无厂设计企业的订单。
特别声明:以上内容(如有图片或视频亦包括在内)来源于网络,不代表本网站立场。本网站仅提供信息存储服务。如因作品内容、版权和其他问题需要同我们联系的,请联系我们及时处理。联系方式:451255985@qq.com,进行删除。